## Seminarul nr. 4

1. Se dă structura din figură (formată din două HA, un FA și o poartă OR):



Construiți tabela de valori.

2. Construiți un circuit pentru scăderea a trei biți (x - y - z), folosind următoarea tabelă:

| $\overline{x}$ | 0 | 0 | 0 | 0 | 1 | 1 | 1                | 1 |
|----------------|---|---|---|---|---|---|------------------|---|
| y              | 0 | 0 | 1 | 1 | 0 | 0 | 1                | 1 |
| z              | 0 | 1 | 0 | 1 | 0 | 1 | 1<br>1<br>0<br>0 | 1 |
| $\overline{d}$ | 0 | 1 | 1 | 0 | 1 | 0 | 0                | 1 |
| t              | 0 | 1 | 1 | 1 | 0 | 0 | 0                | 1 |

Numiți acest circuit FS (full-substract). Folosiți circuitul pentru a defini scăderea dintre două numere formate din câte 4 biți.

- 3. Folosind acest FS construiți un circuit secvențial pentru scăderea a două numere cu un numa arbitrar de biți.
- 4. Construiți un codificator cu prioritate pentru m=7 biți.
- 5. Construiți un circuit de deplasare dreapta/stânga cu 0,1 poziții pentru un vector de 4 biți.
- 6. Detaliați construirea CL (Carry lookahead) pentru un sumator pe 4 biți.
- 7. Să se construiască un comparator pe pe 4 biţi şi apoi pe baza lui un comparator pe 16 biţi.
- 8. Construiți un comparator pe 4 biți folosind ca bază un singur 4 FA.
- 9. Se dă funcția booleană  $f:\{0,1\}^3 \longrightarrow \{0,1\}^3$  definită

$$f(x, y, z) = (\overline{x} + yz, \ x + \overline{y}z, \ x + y\overline{z})$$

- (a) Construiți un PLA pentru implementarea ei.
- (b) Construiți un *PROM* pentru implementarea ei.

## Soluţii:

1. Tabela de valori obținută este (am introdus și rezultatele parțiale):

| $x_0$ | $x_1$ | $x_2$ | $x_3$ | $ s_1 $ | $s_2$ | $c_1$ | $c_2$ | s | c |
|-------|-------|-------|-------|---------|-------|-------|-------|---|---|
| 0     | 0     | 0     | 0     | 0       | 0     | 0     | 0     | 0 | 0 |
| 0     | 0     | 0     | 1     | 0       | 1     | 0     | 0     | 1 | 0 |
| 0     | 0     | 1     | 0     | 0       | 1     | 0     | 0     | 1 | 0 |
| 0     | 0     | 1     | 1     | 0       | 0     | 0     | 1     | 1 | 0 |
| 0     | 1     | 0     | 0     | 1       | 0     | 0     | 0     | 1 | 0 |
| 0     | 1     | 0     | 1     | 1       | 1     | 0     | 0     | 0 | 1 |
| 0     | 1     | 1     | 0     | 1       | 1     | 0     | 0     | 0 | 1 |
| 0     | 1     | 1     | 1     | 1       | 0     | 0     | 1     | 0 | 1 |
| 1     | 0     | 0     | 0     | 1       | 0     | 0     | 0     | 1 | 0 |
| 1     | 0     | 0     | 1     | 1       | 1     | 0     | 0     | 0 | 1 |
| 1     | 0     | 1     | 0     | 1       | 1     | 0     | 0     | 0 | 1 |
| 1     | 0     | 1     | 1     | 1       | 0     | 0     | 1     | 0 | 1 |
| 1     | 1     | 0     | 0     | 0       | 0     | 1     | 0     | 0 | 1 |
| 1     | 1     | 0     | 1     | 0       | 1     | 1     | 0     | 0 | 1 |
| 1     | 1     | 1     | 0     | 0       | 1     | 1     | 0     | 0 | 1 |
| 1     | 1     | 1     | 1     | 0       | 0     | 1     | 1     | 1 | 0 |

2. Deoarece  $x - y - z = x + (\overline{y} + 1 - 2^1) + (\overline{z} + 1 - 2^1) = x + \overline{y} + \overline{z} + 2^1 - 2^2$ , rezultă că diferența d(x, y, z) este rezultatul adunării  $x + \overline{y} + \overline{z}$ , iar t(x, y, z) este valoarea de transport complementată (datorită adunării cu  $2^1$ ) a acestei sume.

Deci un circuit digital – numit FS (full substract) – pentru scădere este:



Pentru un circuit care să realizeze scăderea a două numere de câte n biţi se va face o extensie serială formată din n astfel de circuite, similar construcţiei de la  $ADD_n$  sau  $INC_n$ . La identificarea transportului t de la un FS cu variabila z de la FS-ul anterior se pot elimina cele două complementări (care se anulează reciproc).

3. Să construim un circuit pentru scăderea a două numere de 4 biţi  $(FS_4)$ . Schema sa este (pentru simplificare, porţile NOT au fost subînţelese):



Un circuit mai compact pentru scădere este



Avantajul acestui circuit este acela că se poate opera și cu rezultate negative. Semnul diferenței este dat de  $\bar{c}$  (deci c=0 semnifică un rezultat negativ, iar c=1 – unul pozitiv).

4. Un circuit bazat pe codificatori simpli (fără acces):



Dacă folosim construcția recursivă bazată pe codificatori cu acces, avem:



5. Circuitul de deplasare spre dreapta cu0sau 1 poziții este:



Similar se construiește și circuitul de deplasare spre stânga cu 0,1 poziții:



6. Detaliem ecuația de transport  $c_{i+1}=G_i\oplus P_ic_i$  pentru i=0,1,2,3, eliminând și recursivitatea:

$$c_1 = G_0 \oplus P_0 c_0$$

$$c_2 = G_1 \oplus P_1 c_1 = G_1 \oplus P_1 G_0 \oplus P_1 P_0 c_0$$

$$c_3 = G_2 \oplus P_2 c_0 = G_2 \oplus P_2 G_1 \oplus P_2 P_1 G_0 \oplus P_2 P_1 P_0 c_0$$

$$c_4 = G_3 \oplus P_3 \\ c_3 = G_3 \oplus P_3 \\ G_2 \oplus P_3 \\ P_2 \\ G_1 \oplus P_3 \\ P_2 \\ P_1 \\ G_0 \oplus P_3 \\ P_2 \\ P_1 \\ P_0 \\ c_0$$

Un circuit posibil se construiește imediat (nu este singura variantă).



7. Construcția unui comparator pe4biți se realizează imediat particularizând structura de la curs. Dacă notăm  $\,$ 



un circuit de comparare pe 4 biţi, el poate fi folosit ca bază pentru construirea unui circuit pe 16 biţi astfel:



8. Circuitul:



9. Un PLA pentru funcție:



Pentru circuitul PROM este nevoie de tabela de valori (sau – echivalent – de forma normal disjunctivă):



 $y_0$   $y_1$   $y_2$   $y_3$   $y_4$   $y_5$   $y_6$   $y_7$